突破性創新!記憶電阻晶片讓無線通訊速度翻倍又省電
科技
08-08
無線通訊技術即將迎來革命性突破!最新研發的記憶電阻晶片系統,可望大幅提升射頻訊號處理效率,讓聯網裝置能以更低耗能實現更快速的資料傳輸。
現行主流的軟體定義無線電(SDR)系統,雖能透過軟體進行訊號調變、濾波與分析,但其運作方式仍存在根本性缺陷。由於採用數位硬體架構,計算與記憶模組分離,導致資料必須在兩者間來回傳輸,不僅耗費額外能源,還得經過繁瑣的類比數位轉換程式(ADC),造成處理延遲和能源浪費。
由麻薩諸塞大學安姆赫斯特分校、德州農工大學與TetraMem公司組成的研發團隊,近期在《自然電子學》期刊發表劃時代解決方案。他們開發出整合記憶電阻的系統單晶片(SoC),靈感源自人類大腦即時處理感官訊號的獨特方式。
研究團隊耗費十年心血,從高效能記憶電阻開發起步,逐步完成與商用晶圓廠相容的整合晶片設計。這項創新技術直接以類比形式處理訊號,就像大腦運作機制般,能夠即時篩選保留關鍵資訊。測試結果顯示,新系統的處理速度與能源效率,都較傳統晶片提升數個數量級。
這款革命性晶片採用網格狀排列的記憶電阻陣列,內建十個運算核心與完整週邊電路,可同步執行訊號處理與神經網路推論任務。實際應用於射頻發射器識別與異常檢測時,展現出超低延遲與超高能效的卓越表現。
「這項研究雖屬概念驗證階段,卻是至關重要的第一步。」研發團隊表示:「我們正著手開發次世代擴充版系統,未來將整合現有Wi-Fi標準與6G網路,讓嵌入式AI在日益複雜的無線環境中,實現更高效能的自適應訊號處理。」
[end]